Echo

Echo 关注TA

大家好,我是Echo!

Echo

Echo

关注TA

大家好,我是Echo!

  •  普罗旺斯
  • 自由职业
  • 写了309,668,440字

该文章投稿至Nemo社区   资讯  板块 复制链接


英伟达 RTX 50 系列显卡被曝推迟,需重新流片以提升良率

发布于 2024/09/03 12:21 172浏览 0回复 875

IT之家 9 月 3 日消息,中国台湾《工商时报》今天报道称,台积电 CoW-SoW 预计 2027 年量产。为提升良率,英伟达需要重新设计 GPU 顶部金属层和凸点。

不只是 AI 芯片需要 RTO(重新流片)修改设计,@手机晶片达人 表示英伟达正准备发布的 RTX 50 系列消费级显卡 GPU 也需要 RTO,故上市时间有所推迟。

英伟达 Blackwell 被黄仁勋称为「非常非常大的 GPU」,当然它确实也是目前业界面积最大的 GPU,由两颗 Blackwell 芯片拼接而成,采用台积电 4nm 制程,拥有 2080 亿个晶体管。也正因此,这类芯片难免会遇到封装方式过于复杂的问题。

台积电的 CoWoS-L 封装技术需使用 LSI(本地互连)桥接 RDL(硅中介层)连接芯粒,传输速度可达 10TB/s 左右,不过由于封装步骤中桥接精度要求极高,稍有缺陷便有可能导致这颗价值 4 万美元(IT之家备注:当前约 28.4 万元人民币)的芯片报废,从而影响良率及成本。

法人透露,由于 GPU 芯粒、LSI 桥接、RDL 中介层和主基板之间的热膨胀系数(CTE)相异,导致芯片翘曲、系统故障,故英伟达需重新设计 GPU 顶部金属层和凸点,以提高封装良率。

当然,这类问题不只是英伟达存在,只是英伟达出货量较高,所以更敏感。供应链透露,这类问题只会越来越多,而这种为了消除缺陷或为提高良率而变更芯片设计的方式在业内相当常见。AMD CEO 苏姿丰也曾透露,随着芯片尺寸不断扩大,制造复杂度将不可避免地增加,次世代芯片需要在效能和功耗方面取得突破,才能满足 AI 数据中心对算力的巨大需求。

为应对此类大芯片趋势、及 AI 负载需要更多 HBM,台积电计划结合 InFO-SoW 和 SoIC 为 CoW-SoW,将存储芯片或逻辑芯片堆叠于晶圆上,并预计于 2027 年实现量产。

广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。


本文由LinkNemo爬虫[Echo]采集自[https://www.ithome.com/0/793/068.htm]

本文标签
 {{tag}}
点了个评